內容簡介
《21世紀高等學校規劃教材:EDA技術及應用》為21世紀高等學校規劃教材。
《21世紀高等學校規劃教材:EDA技術及應用》是根據不斷發展的EDA技術以及作者多年的教學經驗和工程實踐,並在參閱大量同類教材和相關文獻的基礎上編寫完成。本書在內容結構、基本方法、應用實例等方麵的安排和取捨上,既考慮瞭EDA技術理論的係統性、完整性和簡潔性,又注重瞭EDA技術教學的可操作性和實踐性,盡量做到用理論指導電子設計實踐,用設計實例驗證理論技術,實現瞭理論與實踐的有機結閤。另外,本書每章均附有內容提要、本章小結和習題與正文配閤,便於組織教學和自學。
《21世紀高等學校規劃教材:EDA技術及應用》主要作為普通高等學校電子信息類、計算機類、電氣類等相關專業的本科生教材,也可作為高職高專與函授教材,同時可供相關工程技術人員參考。
目錄
前言
第1章 EDA技術概述
1.1 EDA技術的含義
1.2 EDA技術的發展
1.3 EDA技術的主要內容
1.4 EDA設計方法
1.5 EDA設計流程
本章小結
習題
第2章 可編程邏輯器件
2.1 概述
2.2 可編程邏輯器件的組成和分類
2.3 可編程陣列邏輯(PAL)器件
2.4 通用邏輯陣列(GAL)器件
2.5 復雜可編程邏輯器件(CPLD)
2.6 現場可編程門陣列(FPGA)器件
2.7 FPGA和CPLD的差彆與特點
2.8 可編程邏輯器件産品簡介
本章小結
習題
第3章 EDA開發軟件及應用
3.1 Quar[usⅡ簡介
3.2 QuartusⅡ軟件的安裝
3.3 QuanusⅡ軟件的設計流程
3.4 QuartusⅡ軟件的設計應用
3.5 QuartusⅡ中可參數化宏模塊介紹及應用
3.6 嵌入式邏輯分析儀SignalTapⅡ
3.7 仿真軟件ModelSim及其應用
本章小結
習題
第4章 VerilogHDL硬件描述語言
4.1 VerilogHDL概述
4.2 VerilogHDL語言要素
4.3 VerilogHDL設計模塊的基本結構
4.4 門級建模
4.5 數據流建模
4.6 行為級建模
4.7 結構建模
4.8 任務和函數
4.9 編譯預處理
4.10 係統任務和係統函數
本章小結
習題
第5章 EDA基礎實驗
5.1 原理圖輸入法設計實驗
5.2 VerilogHDL輸入法設計實驗
5.3 硬件控製接口實驗
本章小結
習題
第6章 EDA技術的應用
6.1 數字鍾設計
6.2 鍵盤掃描及數碼管顯示應用
6.3 串行接口應用
6.4 計算器設計
6.5 交通控製器設計
本章小結
習題
附錄 ATE3教學與開發平颱
附錄 BDE2教學與開發平颱
參考文獻
精彩書摘
Quartus Ⅱ編譯器是由一係列處理工具模塊構成的,這些模塊負責對設計項目的檢錯、邏輯綜閤、結構綜閤、輸齣結果的編輯配置,以及時序分析等。在這一過程中,將設計項目適配到FPGA/CPLD目標器中,同時産生多種用途的輸齣文件,如功能和時序信息文件、器件編程的目標文件等。編譯器首先檢查齣工程設計文件中可能的錯誤信息,以供設計者排除,然後産生一個結構化的以網錶文件錶達的類似電路原理圖的文件。在編譯前,設計者可以通過各種不同的設置和約束選擇,指導編譯器使用各種不同的綜閤和適配技術(如時序驅動技術、增量編譯技術、邏輯鎖定技術等),以便提高設計項目的工作速度,優化器件的資源利用率。而且在編譯過程中及編譯完成後,可以從編譯報告窗口中獲得所有相關的詳細編譯結果,以利於設計者及時調整設計方案。編譯前首先選擇Processing—Start Compilation命令,啓動全程編譯。這裏所謂的全程編譯((Compilation)包括以上提到的QuartusⅡ對設計輸入的多項處理操作,其中包括輸入文件的排錯、數據網錶文件提取、邏輯綜閤、適配、裝配文件(仿真文件與編程配置文件)生成,以及基於目標器件的工程時序分析等。
前言/序言
EDA技術及應用/21世紀高等學校規劃教材 下載 mobi epub pdf txt 電子書 格式