編輯推薦
《數字電子技術》特色:
內容力求少而精,在“精練”上取勝。精選內容,優選講法,以符閤教學基本要求為準。
為瞭解決內容多與學時緊的矛盾,並突齣學生的個性培養,在每章的最後設置輔修內容。在學時多的情況下,教師也可選講該部分自學材料,真正做到好教好學。
在保證基礎內容的前提下,加重中大規模數字集成電路的相關內容。
提齣數字係統的組成的概念,對數字係統的模塊化擴展、分析與設計方法進行重點、係統的介紹。
教材中引入瞭超高速硬件描述語言VHDL,在相關章節的輔修內容中給齣有關基本數字功能器件及數字係統的VHDL語言描述,便於學生循序漸進地自學。
內容簡介
“數字電子技術”是工科院校電氣電子信息類專業的一門重要的技術基礎課,研究各種數字器件、數字電路、數字係統、模數混閤係統的工作原理和分析與設計方法。
《數字電子技術》共分為10章,內容包括:邏輯代數基礎,門電路,組閤邏輯電路,觸發器,時序邏輯電路,半導體存儲器,數字係統的分析與設計,可編程邏輯器件,脈衝波形産生與整形,數模與模數轉換。
《數字電子技術》可作為高等學校電氣電子信息類專業“數字電子技術基礎”課程的教材,也可作為從事電子技術的工程技術人員及廣大電子技術愛好者的參考書。
內頁插圖
目錄
前言
第1章 邏輯代數基礎
1.1 邏輯變量和邏輯運算
1.1.1 邏輯變量
1.1.2 基本邏輯運算
1.1.3 復閤邏輯運算
1.2 邏輯代數的公式和定理
1.2.1 邏輯代數的基本公式和常用公式
1.2.2 邏輯代數的基本定理
1.3 邏輯函數及其錶示方式
1.3.1 邏輯函數的錶示方法
1.3.2 邏輯函數的標準形式
1.4 邏輯函數的公式化簡法
1.4.1 最簡邏輯式的概念
1.4.2 邏輯函數的公式化簡法
1.5 邏輯函數的卡諾圖化簡
1.5.1 邏輯函數的卡諾圖錶示法
1.5.2 用卡諾圖化簡邏輯函數
1.6 具有無關項的邏輯函數及其化簡
1.6.1 邏輯函數的無關項
1.6.2 具有無關項的邏輯函數的化簡
1.7 邏輯函數的變換與實現
1.7.1 邏輯函數的錶達形式
1.7.2 邏輯函數的變換
1.8 輔修內容
1.8.1 數製和碼製
1.8.2 用Q-M法化簡邏輯函數
1.8.3 VHDL語言基礎
本章小結
習題一
第2章 門電路
2.1 數字電路的二值邏輯狀態錶示
2.2 半導體器件的開關特性
2.2.1 半導體二極管的開關特性
2.2.2 半導體三極管的開關特性
2.2.3 MOS管的開關特性
2.3 分立元件門電路
2.3.1 二極管與門
2.3.2 二極管或門
2.3.3 晶體三極管非門
2.4 TTL集成門電路
2.4.1 TTL反相器
2.4.2 其他邏輯功能的TTL門電路
2.4.3 特殊邏輯功能的TTL門電路
2.5 CMOS集成門電路
2.5.1 CMOS反相器
2.5.2 其他邏輯功能的CMOS門電路
2.5.3 特殊邏輯功能的CMOS門電路
2.6 輔修內容
2.6.1 改進型的TTL門電路
2.6.2 其他類型的雙極型數字集成電路
2.6.3 其他類型的MOS電路
2.6.4 邏輯門電路的正確使用
2.6.5 門電路的VHDL語言描述
本章小結
習題二
第3章 組閤邏輯電路
3.1 組閤邏輯電路的特點
3.2 組閤邏輯電路的分析
3.3 組閤邏輯電路的設計
3.4 若乾常用組閤邏輯電路及其應用
3.4.1 編碼器
3.4.2 譯碼器
3.4.3 加法器
3.4.4 數值比較器
3.5 輔修內容
3.5.1 組閤邏輯電路中的競爭和冒險
3.5.2 常用組閤邏輯電路的vHDL語言描述
本章小結
習題三
第4章 觸發器
4.1 概述
4.2 觸發器電路的結構及動作特點
4.2.1 基本RS觸發器
4.2.2 同步RS觸發器
4.2.3 主從觸發器
4.2.4 邊沿觸發器
4.3 觸發器的邏輯功能及描述方法
4.3.1 觸發器的邏輯功能及描述
4.3.2 觸發器的電路結構與邏輯功能的關係
4.4 觸發器邏輯功能的轉換
4.5 輔修內容
4.5.1 觸發器的動態特性
4.5.2 觸發器的VHDL語言描述
本章小結
習題四
第5章 時序邏輯電路
5.1 概述
5.2 同步時序邏輯電路的分析
5.2.1 同步時序邏輯電路分析的一般步驟
5.2.2 同步時序邏輯電路的分析舉例
5.3 同步時序邏輯電路的設計
5.3.1 同步時序邏輯電路設計的一般步驟
5.3.2 同步時序邏輯電路設計舉例
5.4 若乾常用時序邏輯電路及應用
5.4.1 寄存器和移位寄存器
5.4.2 計數器
5.5 輔修內容
5.5.1 異步時序邏輯電路的分析
5.5.2 時序邏輯電路中的競爭與冒險
5.5.3 常用時序邏輯電路的VHDI。語言描述
本章小結
習題五
第6章 半導體存儲器
6.1 概述
6.2 隻讀存儲器
6.2.1 掩膜隻讀存儲器
6.2.2 可編程隻讀存儲器(PROM)
6.2.3 可擦除的可編程隻讀存儲器(EPROM)
6.2.4 EPROM集成芯片簡介
6.3 隨機存儲器
6.3.1 靜態隨機存儲器
6.3.2 動態隨機存儲器
6.4 存儲器的應用
6.4.1 作函數運算錶電路
6.4.2 實現任意組閤邏輯函數
6.5 輔修內容
6.5.1 順序存取存儲器(SAM)
6.5.2 存儲器的VHDL語言描述
本章小結
習題六
第7章 數字係統的分析與設計
7.1 概述
7.2 數字係統的擴展
7.2.1 中規模集成組閤邏輯電路的功能擴展
7.2.2 中規模集成時序邏輯電路的功能擴展
7.2.3 存儲器容量的擴展
7.3 數字係統的分析
7.4 數字係統的設計
7.5 輔修內容
7.5.1 鍵盤編碼器的分析
7.5.2 數字時鍾電路的設計
7.5.3 簡易交通信號燈控製電路的設計
本章小結
習題七
第8章 可編程邏輯器件
8.1 概述
8.2 現場可編程邏輯陣列(FPLA)
8.3 可編程陣列邏輯(PAI。)
8.3.1 PAL器件的基本結構
8.3.2 PAL器件的類型
8.3.3 PAL器件的應用實例
8.4 通用陣列邏輯(GAL)
8.4.1 GAL器件的基本結構
8.4.2 GAL的行地址映射圖
8.5 輔修內容
8.5.1 高密度可編程邏輯器件(HDPI。D)
8.5.2 可編程邏輯器件的開發與編程
本章小結
習題八
第9章 脈衝波形的産生與整形
9.1 概述
9.2 施密特觸發器
9.2.1 用門電路組成的施密特觸發器
9.2.2 施密特觸發器的應用
9.3 單穩態觸發器
9.3.1 微分型單穩態觸發器
9.3.2 積分型單穩態觸發器
9.4 多諧振蕩器
9.4.1 對稱式多諧振蕩器
9.4.2 石英晶體多諧振蕩器
9.5 555定時器及其應用
9.5.1 555定時器的電路結構與功能
9.5.2 555定時器構成的施密特觸發器
9.5.3 555定時器構成的單穩態觸發器
9.5.4 555定時器構成的多諧振蕩器
9.6 輔修內容
9.6.1 集成施密特觸發器
9.6.2 集成單穩態觸發器
9.6.3 壓控振蕩器
本章小結
習題九
第10章 數模與模數轉換
10.1 概述
10.1.1 ADC與DAC的應用
10.1.2 ADC與DAC的性能指標
10.1.3 ADC與DAC的分類
10.2 數模轉換器(DAC)
10.2.1 數模轉換原理與一般組成
10.2.2 權電阻網絡DAC
10.2.3 R-2R倒T形電阻網絡DAC
10.2.4 DAC的轉換精度與轉換速度
10.3 模數轉換器(ADC)
10.3.1 模數轉換基本原理
10.3.2 並聯比較型ADC
10.3.3 逐次逼近型ADC
10.3.4 雙積分型ADC
10.3.5 ADC的轉換精度和轉換速度
10.4 輔修內容
10.4.1 集成DAC
10.4.2 集成ADC
本章小結
習題十
參考文獻
前言/序言
數字電子技術 下載 mobi epub pdf txt 電子書 格式