发表于2024-11-12
基本信息
书名:数字逻辑电路(第2版普通高等教育十一五规划教材)
定价:38.80元
作者:刘常澍
出版社:高等教育出版社
出版日期:2010-12-01
ISBN:9787040306965
字数:660000
页码:415
版次:2
装帧:平装
开本:16开
商品重量:0.663kg
编辑推荐
内容提要
《数字逻辑电路(第2版)》是普通高等教育“十一五”*规划教材,是在本书版试用的基础上修订而成的。《数字逻辑电路(第2版)》共有11章内容:数字逻辑的基础知识,晶体管开关及门电路,组合逻辑电路,集成触发器,时序逻辑电路,中规模集成时序逻辑电路及其应用,存储器与可编程逻辑器件,硬件描述语言VHDL,可测性设计及边界扫描技术,波形变换与产生电路,数模与模数转换。本课程是电子信息类专业的主要技术基础课。书中内容的基础理论部分深入浅出,注重实践性,备有大量例题和习题。本书采用国家标准图形符号,在出现符号的地方对其所表示的意义进行简要地解释,读者在学习本书过程的同时逐渐学会识读常用的逻辑符号。本书适合高等工科院校电子信息、通信、自动化等专业作为技术基础课教材,也可供其他相关专业选用和社会读者阅读。
目录
章 数字逻辑的基础知识
引言
1.1 数字电路的信号
1.1.1 模拟量与数字量
1.1.2 数字电路及其信号
1.2 数字电路所用的数制
1.2.1 二进制数
1.2.2 十进制数和二进制数的互相转换
1.2.3 八进制数和十六进制数
1.3 数字电路常用的码制与编码
1.3.1 原码、反码和补码
1.3.2 BCD码(二一十进制编码)
1.3.3 格雷(Gray)码
1.4 逻辑代数基本知识
1.4.1 基本运算
1.4.2 复合运算
1.4.3 逻辑代数的定律
1.4.4 逻辑函数的标准形式
1.4.5 逻辑函数的化简
本章小结
思考题及习题
第2章 晶体管开关及门电路
引言
2.1 晶体管的开关特性及简单门电路
2.1.1 二极管的开关特性
2.1.2 双极晶体管的开关特性
2.1.3 MOS管的开关特性
2.1.4 分立元件构成的门电路
2.2 TTL集成门电路
2.2.1 TTL与非门的电路结构与工作原理
2.2.2 TTL与非门的特性
2.2.3 其他类型TTL门电路
2.2.4 TTL集成电路的系列产品
2.3 其他类型双极型数字集成电路
2.3.1 ECL(发射极耦合逻辑)门电路
2.3.2 I2L(集成注入逻辑)门电路
2.4 CMOS集成门电路
2.4.1 CMOS反相器的电路结构和工作原理
2.4.2 CMOS反相器的输入特性和输出特性
2.4.3 其他CMOS集成门电路
2.4.4 TTL电路与CMOS电路的连接
2.4.5 低电压CMOS电路及逻辑电平转换器
2.4.6 CMOS集成电路系列产品
2.4.7 CMOS集成电路使用注意事项
本章小结
思考题及习题
第3章 组合逻辑电路
引言
3.1 组合逻辑电路的一般分析与设计
3.1.1 组合电路的一般分析
3.1.2 组合逻辑电路的设计(用门电路)
3.2 常用组合逻辑电路及其中规模集成器件
3.2.1 加法器
3.2.2 编码器
3.2.3 译码器及数据分配器
3.2.4 数据选择器
3.2.5 图案移位器
3.2.6 数码比较器
3.2.7 奇偶校验码的产生器/校验器
3.3 用中规模集成器件设计组合逻辑电路
3.3.1 用数据选择器实现组合逻辑电路
3.3.2 用译码器、加法器实现组合逻辑电路
3.4 组合逻辑电路的冒险
3.4.1 竞争与冒险现象
3.4.2 冒险现象的判断、避免及消除
本章小结
思考题及习题
第4章 集成触发器
引言
4.1 基本RS触发器
4.1.1 用与非门构成的基本RS触发器
4.1.2 用或非门构成的基本RS触发器
4.1.3 关于触发信号
4.2 同步RS触发器
4.2.1 电路的组成和工作原理
4.2.2 带异步置位、复位端的同步RS触发器
4.2.3 同步RS触发器的工作波形
4.2.4 关于触发器的空翻现象
4.3 主从延迟型JK触发器
4.3.1 主从延迟型JK触发器的结构和工作原理
4.3.2 主从延迟型JK触发器的功能描述
4.3.3 集成主从延迟型JK触发器CT74LS72
4.4 边沿型触发器
4.4.1 维持阻塞型D触发器的组成和工作原理
4.4.2 D触发器的功能描述
4.4.3 集成双D触发器CT74LS74
4.4.4 CMOS主从结构数据锁定型D触发器
4.5 边沿型JK触发器
4.6 触发器的类型
4.6.1 T触发器和T'触发器
4.6.2 使能触发器
4.6.3 D和JK触发器之间的逻辑关系
4.7 各类触发器的开关工作特性及抗干扰能力比较
本章小结
思考题及习题
第5章 时序逻辑电路
引言
5.1 时序逻辑电路概述
5.2 时序逻辑电路的一般分析
5.3 锁存器、寄存器、移位寄存器
5.3.1 锁存器
5.3.2 数码寄存器
5.3.3 移位寄存器
5.4 计数器
5.4.1 同步计数器
5.4.2 异步计数器
5.4.3 移存型计数器
5.5 时序逻辑电路的设计
5.5.1 建立原始状态图和原始状态表
5.5.2 状态化简
5.5.3 状态分配
5.5.4 状态转移和激励列表
5.5.5 激励方程和输出方程
5.5.6 画出逻辑图
5.5.7 设计再举例
5.5.8 输出与输入之间的关系
5.5.9 自启动与非自启动
5.5.10 异步时序电路的设计
5.5.11 输出方波的奇数分频器
5.6 序列信号发生器
5.6.1 移存器型序列信号发生器
5.6.2 计数器型序列信号发生器
5.6.3 LFSR(线性反馈移存器)型序列信号发生器
本章小结
思考题及习题
第6章 中规模集成时序逻辑电路及其应用
引言
6.1 锁存器、寄存器、移位寄存器
6.1.1 锁存器
6.1.2 数码寄存器
6.1.3 移位寄存器
6.1.4 寄存器的应用
6.2 计数器
6.2.1 同步计数器
6.2.2 异步计数器
6.2.3 多级异步二进制计数器
6.2.4 N进制计数器的组成
6.2.5 计数器应用举例
本章小结
思考题及习题
第7章 存储器与可编程逻辑器件
引言
7.1 存储器
7.1.1 SAM(顺序存取存储器)
7.1.2 RAM(存取存储器)
7.1.3 ROM(只读存储器)
7.2 可编程逻辑器件(PLD)
7.2.1 PLD的逻辑表示法
7.2.2 SPLD(简单可编程逻辑器件)
7.2.3 HDPLD(高密度可编程逻辑器件)
7.2.4 Altera公司提供的Quartus Ⅱ开发系统
7.2.5 Xilinx公司提供的ISE开发系统
本章小结
思考题及习题
第8章 硬件描述语言VHDL
引言
8.1 VHDL设计程序的组成
8.1.1 实体(Entity)
8.1.2 构造体(Architecture)
8.1.3 包集合(Package)
8.1.4 库(Library)
8.1.5 配置(Configuration)
8.2 VHDL的语言要素
8.2.1 VHDL的标识符(Identifier)
8.2.2 VHDL的数据对象(Data Object)
8.2.3 VHDL的数据类型(Data Type)
8.2.4 子类型(Subtype)
8.2.5 属性(Attiibute)
8.2.6 VHDL的运算操作符(Operator)
8.3 VHDL构造体的描述方法
8.3.1 顺序描述语句(Sequential Statement
8.3.2 并发描述语句(Concurrent Statement
8.3.3 断言语句(Assert Statement)
8.4 数字电路的VHDL设计举例
8.4.1 基本逻辑门的VHDL设计
8.4.2 组合逻辑电路的VHDL设计
8.4.3 时序逻辑电路的VHDL设计
8.4.4 只读存储器(ROM)的VHDL设计
本章小结
思考题及习题
第9章 可测性设计及边界扫描技术
引言
9.1 概述
9.2 可测性设计
9.2.1 特定设计
9.2.2 结构设计
9.3 边界扫描测试(BST)
9.3.1 边界扫描设计基本结构
9.3.2 边界扫描测试的工作方式
9.3.3 边界扫描单元的级联
9.3.4 边界扫描描述语言(BSDL)
本章小结
思考题及习题
0章 波形变换与产生电路
引言
10.1 脉冲信号
10.1.1 脉冲信号的描述
10.1.2 波形的变换与产生
10.2 施密特电路
10.2.1 施密特电路的特性
10.2.2 用门电路组成的施密特电路
10.2.3 集成施密特电路
10.2.4 施密特电路的应用
10.3 单稳态电路
10.3.1 单稳态电路的特性
10.3.2 用门电路组成的单稳态电路
10.3.3 集成单稳态电路
10.3.4 单稳态电路的应用
10.4 多谐振荡器
10.4.1 用门电路组成的多谐振荡器
10.4.2 用施密特电路构成的多谐振荡器
10.4.3 石英晶体多谐振荡器
10.5 555集成定时器
10.5.1 集成定时器的工作原理
10.5.2 555集成定时器应用举例
本章小结
思考题及习题
1章 数模与模数转换
引言
11.1 D/A转换器
11.1.1 D/A转换器的基本工作原理
11.1.2 二进制权电阻网络D/A转换器
11.1.3 倒T形电阻网络D/A转换器
11.1.4 权电流型D/A转换器
11.1.5 D/A转换器的主要性能参数
11.1.6 串行输入的D/A转换器
11.2 A/D转换器
11.2.1 A/D转换器的基本工作原理
11.2.2 并行比较型A/D转换器
11.2.3 逐次渐近型A/D转换器
11.2.4 双积分型A/D转换器
11.2.5 A/D转换器的主要技术指标
11.2.6 串行输出的A/D转换器
11.3 D/A转换器和A/D转换器的应用
11.3.1 D/A转换器应用举例
11.3.2 A/D转换器应用举例
本章小结
思考题及习题
附录
附录1 逻辑函数列表化简法C语言源程序
附录2 国家标准图形符号简表
附录3 英汉名词对照(以英文字母为序)
主要参考文献
作者介绍
刘常澍,天津大学电子信息工程学院教授,硕士研究生导师。1946年出生,1970年毕业于天津大学无线电工程系技术专业。留校后一直从事教学与科研工作,长期进行电子线路方面的教学研究,并发表过多篇教学及科研论文。著作有:《数字电子技术》,天津大学出版社,2001年出版; 《数字逻辑电路》,国防工业出版社,2002年出版;《数字电路与FPGA》,人民邮电出版社,2004年出版; 《数字逻辑电路》,高等教育出版社,2008年出版
文摘
序言
数字逻辑电路(第2版普通高等教育十一五规划教材) 9787040306965 高等教育出版 下载 mobi pdf epub txt 电子书 格式 2024
数字逻辑电路(第2版普通高等教育十一五规划教材) 9787040306965 高等教育出版 下载 mobi epub pdf 电子书数字逻辑电路(第2版普通高等教育十一五规划教材) 9787040306965 高等教育出版 mobi epub pdf txt 电子书 格式下载 2024