發表於2024-12-24
圖書基本信息 | |
圖書名稱 | 數字電子技術 |
作者 | 硃承高 等 |
定價 | 30.00元 |
齣版社 | 哈爾濱工業大學齣版社 |
ISBN | 9787560325057 |
齣版日期 | 2009-01-01 |
字數 | 410000 |
頁碼 | 247 |
版次 | 1 |
裝幀 | 平裝 |
開本 | 16開 |
商品重量 | 0.381Kg |
內容簡介 | |
本書重點介紹數字電子技術的主要知識及其應用技術。包括數製及數字邏輯基礎、組閤邏輯電路、時序邏輯電路、數字係統的設計、存儲器及可編程邏輯器件、脈衝信號的産生和整形、數-模轉換器和模-數轉換器等7章,包含瞭數字電子技術的基本內容,在數字電子係統的構成與設計及集成器件的應用方麵有所加強。 本書篇幅緊湊,內容豐富,文字簡練,語言通順,既可用於電類及非電類專業的工程實踐教學,亦可供熱愛電類專業的學生及工程技術人員參考。 |
作者簡介 | |
目錄 | |
章 數製及數字邏輯基礎 1.1 數字的錶示方法 1.1.1 常用的數製和數製轉換 1.1.2 常用的編碼 1.2 邏輯代數基礎 1.2.1 基本邏輯運算 1.2.2 邏輯代數的基本公式和基本定理 1.2.3 邏輯函數的公式化簡 1.2.4 邏輯函數的卡諾圖化簡 習題 第2章 組閤邏輯電路 2.1 TTL邏輯門電路 2.1.1 TTL與非門電路的工作原理 2.1.2 TTL與非門電路的特性參數 2.1.3 其他類型的TTL門電路 2.1.4 各種TTL門電路係列 2.2 CMOS邏輯門電路 2.2.1 CMOS管的開關特性 2.2.2 CMOS反相器(非門)電路的工作原理 2.2.3 CMOS反相器(非門)電路的特性參數 2.2.4 其他類型的CMoS門電路 2.2.5 各種CMOS電路係列 2.2.6 TTL電路與CMdOS電路的連接 2.3 組閤邏輯電路的分析與設計 2.3.1 組閤邏輯電路的分析 2.3.2 組閤邏輯電路的設計 2.4 常用組閤邏輯電路 2.4.1 加法器 2.4.2 編碼器 2.4.3 譯碼器 2.4.4 數據選擇器 2.4.5 數據分配器 2.4.6 數值比較器 2.5 組閤邏輯電路中的競爭冒險 2.5.1 競爭冒險現象及其産生的原因 2.5.2 競爭冒險現象的判彆 2.5.3 與除競爭冒險現象的方法 習題 第3章 時序邏輯電路 3.1 雙穩態觸發器 3.1.1 基本觸發器(直接觸發方式) 3.1.2 同步觸發器(電平觸發方式) 3.1.3 脈衝觸發器(邊沿觸發方式) 3.1.4 觸發器激勵功能轉換 3.2 時序邏輯電路的分類和描述方法 3.2.1 時序邏輯電路的分類 3.2.2 時序邏輯電路的描述方法 3.3 時序邏輯電路的分析方法 3.3.1 同步時序電路分析舉例 3.3.2 異步時序電路分析舉例 3.4 常用集成時序邏輯器件 3.4.1 寄存器和鎖存器 3.4.2 移位寄存器 3.4.3 計數器 習題 第4章 數字係統設計 4.1 時序邏輯電路設計 4.1.1 同步時序邏輯電路基本設計方法 4.1.2 算法狀態機ASM圖設計 4.1.3 采用中規模集成功能部件設計時序邏輯電路 4.2 現代數字係統設計方法 4.2.1 交通信號燈控製係統設計 4.2.2 生理刺激反應時間簡易測試儀設計 習題 第5章 存儲器及可編程邏輯器件 5.1 訪問存儲器(RAM) 5.1.1 訪問存儲器的基本結構 5.1.2 靜態RAM(SRAM) 5.1.3 動態RAM(DRAM) 5.1.4 RAM的擴展 5.2 可編程邏輯器件的基本概念 5.2.1 可編程邏輯器件簡介 5.2.2 PLD的邏輯符號 5.2.3 可編程邏輯器件的分類 5.3 隻讀存儲器(ROM) 5.3.1 ROM的基本結構 5.3.2 ROM的應用舉例 5.4 通用陣列邏輯(GAL) 5.4.1 GALl6V8的電路結構 5.4.2 輸齣邏輯宏單元(OLMC)的結構與功能 5.4.3 GAL的編程方法 5.4.4 GAL的局限性 5.5 高密度可編程邏輯器件的原理和應用 5.5.1 復雜可編程邏輯器件(CPLD)的原理和特點 5.5.2 現場可編程門陣列(FPGA)的原理和特點 5.6 可編程邏輯器件的設計開發流程 習題 第6章 脈衝信號的産生和整形 6.1 555定時器 6.1.1 555定時器的工作原理 6.1.2 555定時器的應用舉例 6.2 施密特觸發器 6.2.1 用門電路構成的施密特觸發器 6.2.2 用555定時器構成的施密特觸發器 6.2.3 施密特觸發器的應用 6.3 單穩態觸發器 6.3.1 用555定時器構成的單穩態觸發器 6.3.2 用施密特觸發器構成的單穩態觸發器 6.3.3 集成可重復觸發的單穩態觸發器4528 6.3.4 單穩態觸發器的應用 6.4 多諧振蕩器 6.4.1 用555定時器構成的多諧振蕩器 6.4.2 用施密特觸發器構成的多諧振蕩器 6.4.3 用單穩態觸發器構成的多諧振蕩器 6.4.4 石英晶體振蕩器 習題 第7章 數-模轉換器和模-數轉換器 7.1 數-模轉換器(DAC) 7.1.1 數-模轉換的基本原理 7.1.2 常用數-模轉換技術 7.1.3 數-模轉換的主要技術參數 7.1.4 數-模轉換器的典型應用 7.2 模-數轉換器(ADC) 7.2.1 模-數轉換的主要技術參數 7.2.2 常用模-數轉換技術 7.2.3 8位逐次比較模-數轉換器.ADC0804簡介 7.2.4 A/D轉換的采樣(SAMPLE)和保持(HOLl)) 習題 附錄 附錄1 數字集成電路的産品係列 附錄2 常用數字集成電路的型號、邏輯功能及外引綫排列 參考文獻 |
編輯推薦 | |